AK_2


В фазе выполнения команды может выполнятся:
Передача данных между регистрами;
Чтение или запись в модуль ввода-вывода
2 В фазе выполнения команды может происходить:
2 выполнение арифметических или логических операций
4 чтение или запись в модуль ввода-вывода
5 чтение или запись в память
3 Когда выполняется фаза прерывания?
2 после фазы выполнения команды
4 Какие новые идеи в области архитектуры компьютеров появились с момента создания первых вычислительных машин
применение кэш-памяти
использование в единой системе множества процессов
идея сокращенного набора
5. Какие новые идеи в области архитектуры компьютеров появились с момента создания первых вычислительных машин
1 конвейерная организация
применение кэш-памяти
использование в единой системе множества процессов
микропрограммное управление
6. Особенности организации RISC-систем
1. ограниченное количество относительно простых команд в наборе
2. большое количество универсальных регистров в составе процессора
3 применение компиляторов, оптимизирующих использование регистров
7. Особенности организации RISC-систем
1. применение компиляторов, оптимизирующих использование регистров
2. ограниченное количество относительно простых команд в наборе
3, перенос центра усилий при проектировании на оптимизацию конвейера операций
8, Конвейеры команд бывают:
1, асинхронными
2, синхронными
9, Все последовательности микрокоманд размещаются:
1, в оперативной памяти
10, Для хранения глобальных переменных в RISC-системах применяют:
1, специальную группу регистров
11, Три характерных черты процессоров RISC-архитектуры:
1, использование компиляторов, оптимизирующих работу конвейера машинных команд
2, в состав процессора включают расширенный набор регистов
3, в процессорах можно использовать сокращенный набор команд
12. Какие регистры процессора участвуют в фазе извлечения?
1, буферный регистр памяти (БРгП)
2, регистр адреса(РгА)
3, программный счётчик(ПСч)
4, регистр команд(РгК)
13, К каким линиям системной магистрали подключен РгА?
1, к адресным линиям
14, Дайте определение коэффициента совмещения операций
1, число одновременно выполняемых этапов обработки команд
15, Устройство управления формирует следующие выходные сигналы:
1, сигналы, управляющие работой модулей ввода-вывода
2, сигналы, управляющие работой памяти
3, управляющие сигналы, распространяемые внутри процессора
16.Какие фазы выполнения отдельной команды являются обязательными?
1.фаза извлечения
2.фаза выполнения
3.фаза косвенной адресации
4.фаза прерывания
17.Фаза прерывания может включаться:
1.После фазы выполнения команды
2.После фазы управления
3.После фазы извлечения команды
4.После фазы косвенной адресации
5.Перед началом следующего цикла обработки команды в процессоре
18.Издержки конвейерной обработки команд связаны:
1.с командами безусловного перехода
2.с прерываниями
3.с командами логической обработки данных
4.с конфликтами в соперничестве за доступ к памяти
5.с командами условного перехода
19.Конвейер операций из шести позиций позволяет сократить время выполнения 9 машинных команд с 54 тактов до: 1.14 тактов
2.9 тактов
3.12 тактов
4.10 тактов
20.Формат микрокоманды включает следующие поля:
1.Поле внешних управляющих сигналов
2.Поле внутренних управляющих сигналов
3.Поле условий
4.Поле кода выполнения команды
5.Поле адреса следующей микрокоманды
21. Какие фазы выполнения отдельной команды являются обязательными?
1.фаза извлечения
2.фаза выполнения
3.фаза косвенной адресации
4.фаза прерывания
22.Разработчиками процессора Merced являются:
1.Компания HP
2.Компания IBM
3.Корпорация DEC
4.Компания Intel
23.Для шестипозиционного конвейера операций цикл обработки команды включает этапы:
1.Декодирование команды(ДК)
2.Извлечение операндов(ИО)
3.Выравнивание порядков(ВП)
4.Вычисление адресов операндов(ВА)
5.Сложение мантисс(СМ)
6.Извлечение команды(ИК)
24.К каким линиям системной магистрали подключен РгА?
1.Ко всем перечисленным
2.К адресным линиям
3.К линиям управления
4.К линиям данных
25. Конвейер операций из шести позиций позволяет сократить время выполнения 9 машинных команд с 54 тактов до:
1.14 тактов
2.9 тактов
3.12 тактов
4.10 тактов
26.Конвейерная обработка команд:
1.уменьшает время выполнения отдельных этапов команды
2.Позволяет уменьшить количество команд переходов в программе
3.Увеличивает пропускную способность процессора
4.Увеличивает время выполнения отдельной команды
27.Формат команды процессора Merced включает:
1.одно 6-битное поле для указания выходного регистра
2.код операции
3.одно 6-битное поле для указания входных регистров
4.одно 6-битное поле – регистр предиката
28.Основные узлы микропрограмного устройства управления
1.Буферный регистр управляющей памяти
2.Регистр команд
3.Регистр адреса управляющей памяти
4.Узел синхронизации и управления
5.Блок управляющей памяти
29.В качестве входной информации устройство управления использует следующие сигналы и данные:
1.Флаги
2.Знаковый разряд програмного счетчика
3.Тактовые импульсы
4.Поле кода операции в регистре команды
5.Знак числа, находящегося в буферном пегистре памяти
30.Как вычисляется производительность процессора при последовательной обработке команд?
1.Производительность процессора равна сумме обратных величин времен всех этапов выполнения команды
2. Производительность процессора равна сумме времен всех этапов обработки команды
3. Производительность процессора равна обратной величине от суммы времен всех этапов обработки команды
4. Производительность процессора равна десятичному логарифму от суммы времен всех этапов обработки команды
5. Производительность процессора равна двоичному логарифму от суммы времен всех этапов обработки команды
31.Какие регистры процессора участвуют в фазе извлечения?
1. Регистр адреса(РгА)
2.Буферный регистр памяти(БРгП)
3.Програмный счетчик(ПСч)
4.Регистр команд(РгК)
5.Регистр флагов(РФ)

32. Для хранения глобальных переменных в RISC-системах применяют:
специальную группу регистров
определенные ячейки в памяти
одну из страниц виртуальной памяти
специальную область системного стека

33.Назначение устройства управления
уу формирует последовательность тактовых импульсов уу формирует адреса команд уу обеспечивает координацию работы функциональных узлов процессора уу принимает и расшифровывает команды уу формирует адреса операндов
34.Накладные расходы на конвейеризацию
Накладывают ограничения на практическую длину конвейера Применяются для повышения пропускной способности процессора Увеличивают время выполнения каждой команды Увеличивают стоимость выполнения каждого этапа команды Снижают время выполнения каждого этапа команды
35.Какие регистры процессора участвуют в фазе извлечения косвенного адреса?
Буферный регистр памяти
Регистр команд
Программный счетчик
Регистр адреса в памяти
36.Как вычисляется производительность процессора при последовательной обработке команд?2
Производительность процессора равна двоичному логарифму от суммы времен всех этапов обработки команды
Производительность процессора равна сумме времен всех этапов обработки команды
Производительность процессора равна десятичному логарифму от суммы времен всех этапов обработки команды
Производительность процессора равна обратной величине от сумы времен всех этапов обработки команды
Производительность процессора равна сумме обратных величин времен всех этапов выполнения команды
37.Разработчиками процессора Мегсеd являются
КомпанияIntel
Корпорация DEC
КомпанияIB
КомпанияHewlettPackard
38.Входные сигналы узла синхронизации микропрограммного устройства управления
Тактовые импульсы?
Управляющие сигналы, поступающие с системной магистрали
Флаги
Выходы поля хода операции регистра команд
Адрес следующей микрокоманды
39.В качестве входной информации устройство управления использует следующие сигналы и данные:
Знак числа, находящегося в буферном регистре памяти
Флаги
Тактовые импульсы???
Знаковый разряд программного счетчика
Поле кода операции в регистре команды
40.Фаза прерывания может включаться:
Перед началом следующего цикла обработки команды в процессоре
После фазы выполнения команды
После фазы извлечения команды
После фазы косвенной адресации
После фазы управления
41.Процессор Merced получил название
IА-128
IA-16
IA-64
IA-32
42.В фазе прерывания происходит
В регистр указателя стека загружается адрес хранения содержимого счетчика команд
В регистр команд загружается содержимое буферного регистра памяти
В программный счетчик загружается начальный адрес подпрограммы обработки прерывания
Содержимое программного счетчика передается в буферный регистр памяти
43.Сфера применения устройств управления с жесткой логикой
В современных RISC-процессораx
В современных CISC-npoцeccopax
44.Для шестипозиционного конвейера операций цикл обработки команды включает этапы:
Выравнивание порядков (ВП)
Сложение мантисс (СМ)
Извлечение операндов (ИО)
Вычисление адресов операндов (ВА)
Декодирование команды (ДК)
Извлечение команды (ИК)
45.Что называется коэффициентом совмещения операций?
Все перечисленное
Число одновременно выполняемых этапов обработки команд
Количество одновременно выполняемых операций в АЛУ
Число этапов обработки команд на каждой позиции конвейера
Число этапов команды, выполняемых в единицу времени
46.Для шестипозиционного конвейера операций цикл обработки команды включает этапы:
Выполнение команды (ВК)
Запись результата (ЗР)
Представление десятичного числа в полулогарифмической форме (ПФ)
Нормализация результата (HP)
Извлечение команды (ИК)
Извлечение операндов (ИО)
47.Основные узлы микропрограммного устройства управления
Регистр команд
Блок управляющей памяти
Буферный регистр управляющей памяти
Узел синхронизации и управления
Регистр адреса управляющей памяти
48.Какие регистры процессора участвуют в фазе извлечения косвенного адреса?
Буферный регистр памяти
Регистр команд
Регистр адреса в памяти
Программный счетчик
49 Согласно каким условиям выбирается время такта синхронного конвейера (2,3) ?
tT=max {ti+ti+1},i=1,,k;
ti+ti+1 >tT , i=1,,k;
tT=max{ti},i=1,,k;
ti-1+ti+1 >tT, i=1,.,k;
50 В фазе извлечения команды выполняются (4)?:
Пять микроопераций
Две микрооперации
Четыре микрооперации
Три микрооперации

51 Если количество ступеней синхронного конвейера равно k,то выигрыш от конвейеризации будет: (4,5)?
>k
=(k/2+1)
=(k-2)
=k
>k/2

52 Три основные черты процессоров RISC-архитектуры(3,4,5) ?
Серьезное внимание должно быть уделено командам условного перехода
Применен простой механизм вызова и обработки программ
В состав процессора включают расширенный набор регистров
Использование компиляторов, оптимизирующих работу конвейера машинных команд
В процессорах можно использовать сокращенный набор команд

53 На втором шаге фазы извлечения выполняются микрооперации(3,5)?
Слово с шины данных копируется в аккумулятор
Содержимое буферного регистра памяти копируется в АЛУ
Содержимое программного счетчика инкрементируется на 1
Содержимое регистра адреса копируется в буферный регистр памяти
Слово с шины данных копируется в буферный регистр памяти

54 Основные узлы микропрограммного устройства управления(3,4,5)?
Регистр адреса управляющей памяти
Буферный регистр управляющей памяти
Блок управляющей памяти
Регистр команд
Узел синхронизации и управления

55 Цикл обработки команды в процессоре включает такие фазы(1,2,4,5)?
Фазу выполнения
Фазу косвенной адресации
Фазу управления
Фазу прерывания
Фазу извлечения
56 Издержки конвейерной обработки команд связаны(2,4,5)?
С командами логической обработки данных
С командами условного перехода
С командами безусловного перехода
С конфликтами в соперничестве за доступ к памяти
С прерываниями
57 Когда выполняется фаза прерывания(1)?
После фазы выполнения команды
После фазы косвенной адресации
После фазы извлечения операнда
После фазы извлечения команды
58 Какие регистры процессора участвуют в фазе извлечения косвенного адреса (2,4)?
Программный счетчик
Регистр адреса в памяти
Регистр команд
Буферный регистр памяти

59 В какой регистр первоначального будет загружена команда в фазе извлечения (1)?
В программный счетчик (ПСч)
В регистр команд (РгК)
В регистр адреса (РгА)
В буферный регистр памяти (БРгП)
60 Конвейеры команд бывают (1,5)?
Асинхронными
Последовательными
Условными
Модульными
Синхронными

61 Формат микрокоманды включает следующие поля (4,5) ?
Поле внешних управляющий сигналов
Поле внутренних управляющий сигналов
Поле условий
Поле кода выполняемой команды
Поле адреса следующей микрокоманды


62 Сколько тактов требуется для выполнения одной микрокоманды(3) ?
3
2
1

63 Для шестипозиционного конвейера операций цикл обработки команд включает этапы (1,3,4,5)?
Извлечение команды (ИК)
Нормализация результата (НР)
Выполнение команд (ВК)
Запись результата (ЗР)
Извлечение операндов (ИО)
Представление десятичного числа в полуграфической форме
64 Для шестипозиционного конвейера операций цикл обработки команд включает этапы (1,2,4,5)?
Запись результата (ЗР)
Вычисление адресов операндов (АО)
Выравнивание порядков (ВП)
Декодирование команды (ДК)
Извлечение команды (ИК)
Нормализация результата (НР)
65 Почему в двухпозиционном конвейере не возможно достичь увеличения скорости обработки вдвое(2,3)?
При выполнении команды безусловного перехода нельзя заранее предсказать каков будет адрес следующей выполняемой команды
Время выполнения команды в общем случае больше времени извлечения
При выполнении команды условного перехода нельзя заранее предсказать каков будет адрес следующей выполняемой команды
Время выполнения команды в общем случае меньше времени извлечения




15

Приложенные файлы

  • doc 18076839
    Размер файла: 111 kB Загрузок: 1

Добавить комментарий